• 更新传统接口——串行RapidIO交
  • e络盟携手KEMET为亚太区提供更广
  • [DCDC]求1V 到 5V的升压芯片。望
  • 微控制器管理电源排序和控制
  • 汽车设计需要具超低 IQ 的 65V
  • 具扩展频谱频率调制的低EMI DC/D
  • 单相逆变器多环反馈控制策略研究
  • DC/DC辐照损伤与VDMOS器件1/f噪声
  • 航空用三相电压型PWM整流器并联
  • 24V开关电源原理和维修
  • 基于HART协议的高精度温度控制器
  • 日本胶版印刷的绿色印刷标准及相
  • 汽车LED照明系统的挑战和解决方
  • BQ24095测试
  • LED灯带安装的5大方法
  • 基于LM2679多路输出DC-DC变换器
  • 请老鸟们帮忙看个电路,电池消耗非
  • 史上最全的Protel99的元件库、封
  • DSP双模手机的小灵通网络优化分
  • 反激变压器设计思路与分析
  • 当前位置:首页 > 知识园地

    基于DDS+PLL技术的频率合成器的设计

    发布时间:2017-07-05 阅读:次   [打印文章]   [关闭窗口]
    上一篇:DSP与CPLD的智能变电站电网IED设计
    下一篇:基于FPGA雷达多目标模拟器DRFM设计与实现
    公司简介 - 新闻动态 -
    技术支持:公司网络部