最近调试BUCK电路,也调试出来了。
不过回头看看资料的时候,发现有一点我是不太理解的。
就是那个电流临界连续条件,Io=0.5(Ipeak+Ilow),这里讨论的输出电流实际上就等于电感的平均电流,也就是等于0.5*(Ipeak+Ilow),为什么输出电流Io和0.5*(Ipeak+Ilow)作比较就可以得到buckchopper三种工作状态呢?从理论上这是怎么得到的?(2)还有一个,buck电路可以调整占空比控制输出电压的大小,当D增大导致电感电流进入断续模式的时候,输出电压会升高,这个输出电压升高,不从公式上去推到,有没有简单直接的语言描述其升高的原因啊?
Io与电感量L呈反比。
L小了可提供的Io比需要还大,多出的电流被输出电容储存著,此时电压还夠高,反馈系统停止开关动作,于是有了暂停。
king5555发表于2016-5-423:28
Io与电感量L呈反比。
L小了可提供的Io比需要还大,多出的电流被输出电容储存著,此时电压还夠高,反馈系统停...
谢谢您的回复!
新一代硅调谐器性能超越传统CAN调谐器 数字电视机、机顶盒、移动终端等多媒体产品对调谐器电子产品的需求与日俱增。目前在数字调谐器市场,主要有两种类型的产品,分别是传统的CAN调谐器和新兴的硅调谐器。前者技术成熟,功耗低且性价比有很大的优势
Vishay发布2016年“Super 12”明星精选产品 日前,Vishay Intertechnology, Inc.(NYSE 股市代号:VSH)公布了 2016 年的“Super 12”特色产品。每年,Vishay 都会挑出 12 款半导体器件和无源元件,这些器件采用新的和改进后的
在微型模块封装中整合高效开关电源转换及低噪声具有高速度或高分辨率功能的器件需要干净的电源。开关稳压器虽能在多种输入 / 输出条件下提供高效率,但典型的开关电源则很难具备高数据速率 FPGA I/O 通道或高比特数数据转换器所需的干净、低输出噪声