整个ADC/DAC电路的SPICE级仿真,包括FPGA LVDS引脚的SPICE详细表征,实际是找到图4中最佳点的最好方法,即,对于某一采样频率和输入电压,配置DSM的最优参数。如果没有合适的参数,DSM会不稳定,出现所谓的限制周期,劣化转换的质量。图5中的两条傅里叶曲线显示了同一DSM电路未优化和优化后组件之间的无杂散动态范围(SFDR)广州电感器的区别。
从这一优化电路的曲线上您可以看出,我们在这里并没有讨论低速、低分辨率的转换器。这一方法可以用于为系统监控等应用中的不关键慢变信号提供低成本转换器。而这些DSM也适用于任务关键信号的信号通路。Missing Link Electronics公司开发人员社区:www.missinglinkelectronics.com/devzone/的技术摘要上提供这些“软ADC”和“软DAC”质量的详细信息。
但是,恰当的优化输入网络以提高这些基于LVDS的DSM的性能,并不是简单的事情。这需要很好的模拟设计技能,正确的使用FPGA引脚的电信号特性信息。换言之,这通常是专业知识产权(IP)供应商的工作。
为了能够采用这一ADC/DAC方法实现可配置系统,我们推荐图6中的可配贴片电感置模拟I/O体系结构。它在可配置ADC/DAC中结合了ADC单元和DAC单元,在转换器和先进的数字信号处理(DSP)之间设置了转换滤波器。在我们的试验中,我们发现,在大多数情况下,与其他需要大量资源的滤波器相比,轻量级抽取滤波器能够产生优异的SNR结果。
这意味着,智能系统中的模拟I/O数量主要受限于目的系统所使用的FPG
A引脚的数量。设计将其他宝贵的FPGA资源——逻辑单元和片内存储器,大部分留给了开发您的专用数字硬件。
使用基于FPGA I/O引脚的DSM,嵌入式系统的所有关键一体电感器部分都是“软实现”——软件或者软核CPU的FPGA配置代码;加速器、信号处理流水线或者外设的软核IP;软核ADC和DAC等。因此,智能产品设计人员能够更好的控制嵌入式系统的材料成本,少采用微控制器,找到并更新兼容的FPGA器件。
面向PLC的精密信号处理与数据转换器件可编程逻辑控制(PLC)是一种基于计算机的紧凑的电子系统,它使用数字或者模拟输入/输出模块来控制机器、工艺和其他控制模块。PLC能够接收(输入)和发送(输出)各种不同类型的电气和电子信号,并利用它们来
DK124的BUCK电路工作不正常各位大哥,也希望在这电源网发这电路图的大哥能看到,我按照你这个电路搭了一个输入220VAC,输出24V0.5A的,Z1是24V稳压管,现在输出38V,而且电压有点飘,我带一个0.2A的负载,输出直接掉
四色印刷实地色标准及其允差范围的测定为了获得最佳的印刷实地密度值,以前完全采用视觉评价,即把视觉评价图像作为印刷品评价的惟一标准。这种方法存在的问题是彩色图像印刷品质量的评价,尤其是色彩的评价很难把握,图