4 VerilogHDL电感器的作用是什么设计与仿真
根据图4的工字电感原理图,应用VerilogHDL硬件描述语言进行设计。本文选用Altera公司的EPF10K30A系列的CPLD,通过MAX+PLUSⅡ软件仿真,图5所示为A相8路PWM驱动信号。波型表明,同一桥臂上下两路信号在逻辑上满足互补关系,并有一定的死区时间,实现“先断后通”,不同桥臂之间的相位正确。
图5 A相PWM仿真波形图
图6为共模电感根据上述原理,利用MATLAB/SIMULINK仿真的相电压五电平波形,其中调制比为0.9,载波比为32。
图6 相电压五电平仿真波形
5 结束语
一体成型电感 级联型多电平变频器其PWM驱动信号很难由单一的DSP或单片机完成。本文设计的由DSP与CPLD构成的PWM脉冲发生器较好的解决了这一问题,在级联型多电平变频器中有比较好的应用前景。
基于流水线技术的并行高效FIR滤波器设计摘要:基于流水线技术,利用FPGA进行并行可重复配置高精度的FIR滤波器设计。使用VHDL可以很方便地改变滤波器的系数和阶数。在DSP中采用这种FIR滤波器的设计方法可以充分发挥FPGA的优势。数字滤
SDR--未来无线通信设备的基本概念根据国际上的最新进展,本文对软件定义无线电(SDR)进行讨论和介绍。SDR是一个新的概念和体系,它是一个可重编程和可重构的,能支持多种无线通信体制和标准的无线通信设备。本文介绍了美国对SDR设备的要求
基于蓝牙芯片的无线通信模块设计与开发摘要:本文综合运用BlueCore2-External蓝牙芯片、FB2520带通滤波器和平衡不平衡变换器、LTCC陶瓷天线等设计了一款蓝牙无线通信模块。该通信模块能够代替电缆,有效地应用于环境复杂多变